इंटेल ने कम्प्युटर एक्सप्रेस लिंक (CXL) 1.0, नया इंटरकनेक्ट प्रोटोकॉल जारी किया है जो PCIe जनरल 5.0 को सक्षम करता है



Intel has been working on CXL, short for Compute Express Link gen 1, for over four years new. This new interconnect protocol was donated to a new consortium of tech companies for release as a the CXL 1.0 standard. Its protocol layer will pave the way for PCI-Express gen 5.0 to sustain its bandwidth growth target of being twice as fast as PCIe gen 4.0. CXL 1.0 is out to compete with other established PCIe-alternative slot standards such as NVLink from NVIDIA, and InfinityFabric from AMD. It has one killer advantage, though: the CXL 1.0 is pin-compatible and backwards-compatible with PCI-Express, and uses PCIe physical-layer and electrical interface.

यह डेटा-केंद्रों के लिए हार्डवेयर अपग्रेड लागत को कम करता है। CXL स्थापित उपकरणों पर CPU की मेमोरी-स्पेस और मेमोरी के बीच मेमोरी सुसंगतता बनाए रखता है। सीएक्सएल कंसोर्टियम, या एसआईजी में डेटा सेंटर और क्लाउड-कंप्यूटिंग दिग्गज शामिल हैं, जिसमें अलीबाबा, सिस्को, डेलमेक, फेसबुक, गूगल, एचपीई, हुआवेई, माइक्रोसॉफ्ट और बेशक इंटेल शामिल हैं। सीएक्सएल को ऐड-ऑन कार्ड और जीपीयू बोर्ड के लिए सॉकेटेड / स्लेटेड इंटरफेस के रूप में और एक एम्बेडेड इंटरफेस के रूप में बॉट का उपयोग किया जाएगा। हम CXL की बैंडविड्थ का अनुमान 32 Gbps प्रति लेन या PCIe gen 3.0 के चार गुना करने के लिए PCIe gen 5.0 बैंडविड्थ वृद्धि अनुमानों के अनुरूप रखते हैं।


Source: AnandTech